

Ingeniería en Sistemas Computacionales

Diseño de Sistemas Digitales

Practica 2. Máquina de Moore

#### Presenta:

Álvarez Hernández Gabriel Alexander García Quiroz Gustavo Iván Huesca Laureano Josué Alejandro Muñoz Valdivia Irving Omar Pedroza Villagómez Emir

FECHA DE ENTREGA: 27/06/24

# Índice

| Introducción                | 3  |
|-----------------------------|----|
| Desarrollo                  | 5  |
| Implementación en el Código | 5  |
| RTL Viewer                  | 8  |
| Conclusiones                | 10 |
| Bibliografía                | 11 |

## Introducción

Una máquina de Moore se refiere a un concepto propuesto por Gordon Moore, cofundador de Intel, en 1965. Gordon Moore observó que la cantidad de transistores en un circuito integrado se duplicaba aproximadamente cada dos años, lo que implicaba un crecimiento exponencial en la capacidad de procesamiento de los microprocesadores y, por extensión, de las computadoras en general.

En el contexto de la Ley de Moore, se hace referencia a dos aspectos principales:

- 1. Crecimiento exponencial de la capacidad: Esta idea sugiere que la cantidad de transistores (y por lo tanto la capacidad de procesamiento) en los microprocesadores aumenta exponencialmente con el tiempo.
- 2. Impacto en la tecnología: Esta observación ha sido fundamental para la industria de la tecnología, ya que ha impulsado el desarrollo de dispositivos más potentes y eficientes con el paso de los años. La Ley de Moore ha sido un catalizador para la innovación tecnológica en la fabricación de chips y en la industria de semiconductores en general.

De forma general, una "máquina de Moore" no se refiere a un dispositivo específico, sino más bien al principio general del crecimiento exponencial en la capacidad de procesamiento de las computadoras debido al aumento constante en el número de transistores en los microprocesadores.

## **Desarrollo**

### Implementación en el Código

En el código, primero implementamos un módulo que define una máquina de estados de Moore con cuatro estados (E0, E1, E2 y E3). La máquina tiene una entrada de reloj (`clk\_i`), una señal de reinicio ('rst\_ni`), una entrada ('x\_i`) y una salida ('y\_o`). La salida `y\_o` depende únicamente del estado actual de la máquina, no de las entradas.

#### Parámetros y Entradas/Salidas

#### 1. Parámetros:

`E0`, `E1`, `E2`, `E3`: Definen los cuatro estados posibles de la máquina, codificados como `2'b00`, `2'b01`, `2'b10` y `2'b11` respectivamente.

#### 2. Entradas:

- `clk\_i`: Señal de reloj.
- `rst\_ni`: Señal de reinicio activa en bajo.
- `x i`: Entrada de la máquina de estados.

#### 3. Salidas:

`y\_o`: Salida de la máquina de estados.

#### Registro del Estado Actual

`actual\_state\_w`: Registro de 2 bits que almacena el estado actual de la máquina.

#### Proceso Secuencial de Transición de Estados

El bloque `always` sensitivo al flanco positivo del reloj (`posedge clk\_i`) y al flanco negativo del reinicio (`negedge rst\_ni`) define la lógica para la transición de estados:

• Reinicio: Si `rst\_ni` es bajo (`0`), la máquina se reinicia al estado `E0`.

- Transiciones de Estado:
  - a) En `E0`, si `x\_i` es alto (`1`), permanece en `E0`; si `x\_i` es bajo (`0`), transita a `E1`.
  - b) En `E1`, si `x\_i` es alto (`1`), transita a `E2`; si `x\_i` es bajo (`0`), transita a `E3`.
  - c) En `E2`, si `x\_i` es alto (`1`), permanece en `E2`; si `x\_i` es bajo (`0`), transita a `E3`.
  - d) En `E3`, si `x\_i` es alto (`1`), permanece en `E3`; si `x\_i` es bajo (`0`), transita a `E0`.

#### Proceso Combinacional para Definir la Salida

El segundo bloque `always` es un bloque combinacional que define la salida `y\_o` en función del estado actual:

- Si el estado es `E0` o `E2`, la salida `y\_o` es alta (`1`).
- Si el estado es `E1` o `E3`, la salida `y\_o` es baja (`0`).

De forma más concreta, podemos decir que:

- Estado `E0`: Salida `y\_o = 1`. Permanece en `E0` si `x\_i` es `1`, cambia a `E1` si `x\_i` es `0`.
- Estado `E1`: Salida `y\_o = 0`. Cambia a `E2` si `x\_i` es `1`, cambia a `E3` si `x\_i` es `0`.
- Estado `E2`: Salida `y\_o = 1`. Permanece en `E2` si `x\_i` es `1`, cambia a `E3` si `x\_i` es `0`.
- Estado `E3`: Salida `y\_o = 0`. Permanece en `E3` si `x\_i` es `1`, cambia a `E0` si `x\_i` es `0`.

```
Proyecto: MaquinaMoore
      Archivo: MaquinaMoore.v
      Descripción: Implementación de una máquina de estados de Moore en Verilog.
 5
      Esta máquina de estados tiene cuatro estados (E0, E1, E2, E3).
 6
      Asignatura: DSD
 7
      Profesor: Flores Escobar Jose Antonio
      Equipo: Alvarez Hernandez Gabriel Alexander
9
      Garcia Quiroz Gustavo Ivan
10
      Huesca Laureano Josue Alejandro
11
      Muños Valdivia Irving Omar
12
      Pedroza Villagomez Emir
13 */
14 module MaquinaMoore #(
      parameter E0 = 2'b00,
15
                  E1 = 2'b01,
16
      parameter
                  E2 = 2'b10,
17
      parameter
      parameter
                  E3 = 2'b11
18
```

```
19 ()
20 ⊟(
21
        input
                     clk i,
22
        input
                     rst ni,
23
        input
                     хi,
24
25
        output reg y o
    <sup>L</sup>);
26
            [1:0] actual_state_w;
27
        // Proceso secuencial para calcular los estados
28
        always @(posedge clk i, negedge rst ni)
29 ⊟
       begin
30
           if(!rst ni)
31
              actual state w <= E0;
32
           else
33 ⊨
              case (actual state w)
34
                  E0:
35
                     if(x i)
36
                        actual state w <= E0;
37
                     else
38
                        actual state w <= E1;
39
                 E1:
40
                     if(x i)
41
                        actual_state_w <= E2;</pre>
42
                     else
43
                        actual_state_w <= E3;</pre>
44
                 E2:
45
                     if(x i)
46
                        actual_state_w <= E2;</pre>
47
                     else
                        actual_state_w <= E3;</pre>
48
49
                 E2:
50
                     if(x i)
51
                        actual state w <= E2;
52
                     else
53
                        actual state w <= E3;
54
                 E3:
55
                     if(x i)
56
                        actual_state_w <= E3;</pre>
57
                     else
58
                        actual_state_w <= E0;</pre>
59
              endcase
60
       end
61
62
       //Proceso pata definir las salidas
       always @(*)
63
64 ⊟
       begin
65 □
           case(actual_state_w)
66
              E0:
                 y_o = 1'b1;
67
68
              E1:
69
                 y \circ = 1'b0;
```

## **RTL Viewer**

En el RTL podemos observar lo siguiente:



#### 1. Entradas:

- clk\_i: Señal de reloj.
- rst\_ni: Señal de reset.
- x\_i: Señal de entrada que afecta las transiciones de estado.

#### 2. Salidas:

y\_o: Salida de la máquina de estados.

#### 3. Componente Principal:

actual\_state\_w: Registro que mantiene el estado actual



#### 1. Estados:

- E0: Estado inicial.
- E1, E2, E3: Estados intermedios.

#### 2. Transiciones:

Las transiciones entre los estados claramente definidas con flechas que indican el movimiento de un estado a otro basado en las condiciones de entrada.

#### 3. Condiciones de Transición:

- actual\_state\_w ~3: Condición de transición
- actual\_state\_w.E1: Esta es otra condición de transición.

## **Conclusiones**

Durante esta práctica, nuestro equipo implementó una máquina de estados de Moore en Verilog. Esta experiencia nos permitió entender cómo diseñar y estructurar un circuito digital que pueda cambiar de estado en respuesta a entradas específicas y generar salidas basadas únicamente en su estado interno. Primero, definimos los parámetros y entradas necesarios para la máquina de estados, estableciendo los estados `E0`, `E1`, `E2`, y `E3`. Utilizamos una señal de reloj para sincronizar las transiciones de estado y una señal de reinicio activa baja para restablecer la máquina al estado inicial `E0`. La entrada `x\_i` determinó las transiciones de estado según condiciones específicas para cada estado. Implementamos dos bloques `always`: uno para controlar las transiciones de estado y otro para definir la salida `y\_o`. El primero aseguró que la máquina cambiara de estado de manera secuencial y conforme a las reglas establecidas, mientras que el segundo determinó la salida `y\_o` según el estado actual de la máquina. A través de esta práctica, consolidamos nuestro entendimiento sobre la importancia de la sincronización de señales en diseño digital y la aplicación de máquinas de estados finitos para controlar secuencialmente un sistema basado en entradas discretas. Además, fortalecimos nuestra habilidad para escribir código en Verilog que sea claro, eficiente y capaz de cumplir con especificaciones funcionales.

## Bibliografía

https://delta.cs.cinvestav.mx/~gmorales/ta/node50.html